Timeline
03/31/11:
- 12:31 Changeset in XOpenSparcT1 [22] by
- checkpoint: la DDR effettua l'init
03/28/11:
- 08:42 Changeset in XOpenSparcT1 [21] by
- modificato hello.c, ora flash.v legge da memory_hello.hex
- 08:42 Changeset in XOpenSparcT1 [20] by
- modificato hello.c, ora flash.v legge da memory_hello.hex
03/25/11:
- 18:21 Changeset in XOpenSparcT1 [19] by
- ora ho 2 sorgenti SPARC-V9, memory.hex e memory_hello.hex
- 16:38 Changeset in XOpenSparcT1 [18] by
- compilato us sorgente con architettura SPARC-V9
- 12:19 Changeset in XOpenSparcT1 [17] by
- la simulazione legge dalla flash
03/24/11:
- 15:05 Changeset in XOpenSparcT1 [16] by
- ora la simulazione parte
- 14:58 Changeset in XOpenSparcT1 [15] by
- modificato simula.do: ora arriva al Loadimg della simulazione
- 14:47 Changeset in XOpenSparcT1 [14] by
- commit per simulazione di os2wb e Top
- 14:42 Changeset in XOpenSparcT1 [13] by
- commit dofile per simulazione
- 14:38 Changeset in XOpenSparcT1 [12] by
- aggiunto flash.v
- 14:38 Changeset in XOpenSparcT1 [11] by
- commit versione simulabile
03/22/11:
- 20:08 Changeset in XOpenSparcT1 [10] by
- versione sintetizzabile
- 11:52 Changeset in XOpenSparcT1 [9] by
- modifiche per la sintesi su Xilinx
- 11:51 Changeset in XOpenSparcT1 [8] by
- modifiche per la sintesi su Xilinx
- 11:45 Changeset in XOpenSparcT1 [7] by
- commit totale versione originale opensparc
- 11:40 Changeset in XOpenSparcT1 [6] by
- versione iniziale opensparc
- 10:22 Changeset in XOpenSparcT1 [5] by
- azzero il repository
- 10:08 Changeset in XOpenSparcT1 [4] by
- ciao
- 09:36 Changeset in XOpenSparcT1 [3] by
- modifica 2
Note: See TracTimeline
for information about the timeline view.